utk-10-02-03, Komputer, informatyka(hasło - 123)
[ Pobierz całość w formacie PDF ] Urządzenia techniki komputerowej mgr inż. Szymon Wilk Magistrala 25 Magistrala to wspólna droga, dzięki której mogą bezkolizyjnie komunikować się między sobą nadajnik i odbiornik informacji. Przesyłanie zachodzi zawsze pomiędzy jednym nadajnikiem i jednym odbiornikiem, przy elektrycznym odseparowaniu pozostałych układów od linii przesyłającej. Odseparowanie elektryczne realizują bramki trójstanowe. Zasada działania magistrali rys 2.36. ■ tylko NAD (nadajnik informacji) i ODB (odbiornik informacji), np. dysk twardy i mikroprocesor biorą w danym momencie udział w transmisji, ■ pozostałe układy nie biorą udziału w transmisji, są nieaktywne (odseparowane elektrycznie) VII. Magistrala – to zestaw linii i układów przełączających mający za zadanie połączenie ze sobą układów systemu komputerowego: mikroprocesora, pamięci RAM i ROM, układów I/O. Urządzenia techniki komputerowej mgr inż. Szymon Wilk Pamięć półprzewodnikowa 26 9. PAMIĘĆ PÓŁPRZEWODNIKOWA To scalony układ cyfrowy przeznaczony do przechowywania dużej ilości informacji w postaci binarnej. Parametry pamięci: a) pojemność pamięci to maksymalna ilość informacji jaką może przechowywać dana pamięć, np. 512 MB b) czas dostępu to czas jaki musi upłynąć od momentu podania poprawnego adresu słowa w pamięci do czasu ustalenia się poprawnej wartości tego słowa na wyjściu pamięci w przypadku operacji odczytu lub w przypadku zapisu – czas, jaki upłynie do momentu zapisania wartości do tego słowa na wejściu pamięci, np. 5 ns Pamięć o dostępie swobodnym to pamięć, w której czas dostępu nie zależy od adresu słowa w pamięci (miejsca przechowywana informacji). Stosowane w komputerach pamięci są w większości o dostępie swobodnym c) transfer danych ang. data transfer rate (przepustowość ang. throuthput ) to maksymalna ilość danych, jaką możemy odczytać z pamięci lub zapisać do pamięci w jednostce czasu. Podawana w MB/s lub MT/s (liczba transferów lub częstotliwość zegara taktującego transfer na sekundę). Liczba przesyłanych bitów w jednym transferze, obecnie wynosi 64 bity czyli 8 bajtów. Przykładowe wartości: liczba transferów 10600MB/s, częstotliwość zegara 1333MT/s (10600MB/s/8B) Urządzenia techniki komputerowej mgr inż. Szymon Wilk Pamięć półprzewodnikowa 27 Podział pamięci: a) pamięć RAM jest pamięcią o dostępie swobodnym przeznaczoną do odczytu i zapisu. Jest pamięcią ulotną – po wyłączeniu zasilania jest tracona Zastosowanie: pamięć operacyjna komputera Rodzaje pamięci RAM: ■ DRAM - pamięć dynamiczna jest wolna i tańsza od statycznej, stosowana głównie do budowy pamięci operacyjnej komputera. Łatwo podlega scalaniu co oznacza, że posiada większe pojemności od statycznej dla takiej samej wielkości układu. Wadą jej jest konieczność odświeżania (co jakiś czas ponownie muszą być zapisane informacje do komórek pamięci) Zasada działania komórki pamięci opiera się na magazynowaniu ładunku o niewielkiej pojemności. Nie naładowana pojemność to zero logiczne, a naładowana to jedynka. Niestety istnieje potrzeba cyklicznego doładowywania pojemności. ■ SRAM - pamięć statyczna jest szybka i droga, stosowana głównie do budowy pamięci podręcznej (cache) komputera b) pamięć ROM jest pamięcią o dostępie swobodnym przeznaczoną tylko do odczytu, jest nieulotna – po wyłączaniu zasilania nie jest tracona. Zastosowanie: przechowuje BIOS, oprogramowanie urządzeń (soft, firmware), do budowy PenDrive i kart pamięci (pamięć typu flash) Urządzenia techniki komputerowej mgr inż. Szymon Wilk Pamięć półprzewodnikowa 28 Budowa pamięci rys. 2.37: ■ DB lub DQ to szyna wejścia/wyjścia danych , służy do wprowadzania i wyprowadzania informacji do i z pamięci, ■ AB to wejście adresowe , służy do dokonywania wyboru , na którym z wielu słów w pamięci zostanie wykonana operacja (zapisu bądź odczytu), ■ R/W# to wejście sterujące , informuje układ pamięci jakiego rodzaju operacja będzie wykonywana (zapisu bądź odczytu), ■ CS# to wejście uaktywniające układ pamięci , służy do łączenia ze sobą dwóch lub więcej układów scalonych pamięci. Pojęcia związane z pamięcią: Adres to liczba (numer) przypisana danemu miejscu (słowu) w pamięci w celu jego identyfikacji. Słowo to zestaw pojedynczych komórek (pojedynczych bitów ) pamięci, do którego odwołujemy się pojedynczym adresem. Urządzenia techniki komputerowej mgr inż. Szymon Wilk Pamięć DRAM 29 9.1. Pamięć DRAM Budowa pamięci DRAM rys. 2.42 a i b: ■ OE# (ang. Output Enable) to wejście sterujące , zezwolenie na wprowadzanie (odczyt) informacji ■ WE# (ang. Write Enable) to wejście sterujące , zezwolenie na zapis informacji ■ CE# (ang. Chip Enable) to wejście uaktywniające układ pamięci , służy do łączenia ze sobą dwóch lub więcej układów scalonych pamięci ■ RAS# (ang. Row Address Strobe) to wprowadzanie adresu do pamięci ■ CAS# (ang. Column Address Strobe) to wprowadzanie adresu do pamięci
[ Pobierz całość w formacie PDF ]
zanotowane.pldoc.pisz.plpdf.pisz.planette.xlx.pl
|
|
|
Tematy
Startusing-accounting-information, accountingUrz Zew Cw1, 1 STUDIA - Informatyka Politechnika Koszalińska, muniol, II rok, 3sem, Laborki systemy cyfrowe, sc paczka zadań, Systemy Cyfrowee, !Urz Zew Cw2, 1 STUDIA - Informatyka Politechnika Koszalińska, muniol, II rok, 3sem, Laborki systemy cyfrowe, sc paczka zadań, Systemy Cyfrowee, !Urz Zew Cw10, 1 STUDIA - Informatyka Politechnika Koszalińska, muniol, II rok, 3sem, Laborki systemy cyfrowe, sc paczka zadań, Systemy Cyfrowee, !Urz Zew Cw3, 1 STUDIA - Informatyka Politechnika Koszalińska, muniol, II rok, 3sem, Laborki systemy cyfrowe, sc paczka zadań, Systemy Cyfrowee, !Urz Zew Cw09, 1 STUDIA - Informatyka Politechnika Koszalińska, muniol, II rok, 3sem, Laborki systemy cyfrowe, sc paczka zadań, Systemy Cyfrowee, !Urz Zew Cw5, 1 STUDIA - Informatyka Politechnika Koszalińska, muniol, II rok, 3sem, Laborki systemy cyfrowe, sc paczka zadań, Systemy Cyfrowee, !using-accounting-information-exercises-i, accountingusing-accounting-information-exercises-ii, accountingvLite - dostosowana instalacja Windows Vista, Informatyka, Inne pliki związane z IT, Windows Vista
zanotowane.pldoc.pisz.plpdf.pisz.plswpc.opx.pl
|