Photo Rating Website
Start vanitas, A vat-25, uszkujnik-, v1.3, mody
utk 002 przerzutniki rs

utk 002 przerzutniki rs, ZzZ Wszystkie lekcje [ Pobierz całość w formacie PDF ]
Triggers (
polish: przerzutniki
)
Układy logiczne moŜna podzielić na dwie grupy:
1. Układy kombinacyjne (omawiane wcześniej)
2. Układy sekwencyjne - mają zdolność do zapamiętywania stanów logicznych
Przerzutnik ma dwa wyjścia: Q i ~Q (negacja Q) – oznaczenie na schematach:
Q
Przerzutnik moŜe mieć następujące wejścia:
·
zegarowe (oznaczane CLK - synchronizujące)
·
informacyjne
·
programujące: S-Set (ustaw) i R-Reset (kasuj)
Przerzutnik nie posiadający wejścia zegarowego (synchronizującego) nazywamy
asynchronicznym
.
Są 4 zasadnicze typy przerzutników:
·
RS synchroniczny
i
RS asynchroniczny
jest podstawowym elementem sekwencyjnym oraz
jądrem budowy innych przerzutników
·
JK
- jest najbardziej uniwersalny element sekwencyjny
·
D
Przerzutniki synchroniczne:
Przerzutniki te tylko w obecności impulsu zegarowego zmieniają swój stan
. Przerzutniki
w zaleŜności od typu zmieniają swój stan przy sygnale:
·
0->0 - oznacza stan niski
·
1->1 - oznacza stan wysoki
·
0->1 - oznacza zbocze narastające (przerzutnik RS, D)
·
1->0 - oznacza zbocze opadające (przerzutnik JK)
**** Strona 1 ****
Asynchroniczny przerzutnik RS
Buduje się go z bramek NOR. Schemat wygląda następująco:
Ta
bela prawdy:
R S Q(n)
Q(n+1)
0 0 0
0
0 0 1
1
0 1 0
1
0 1 1
1
1 0 0
0
1 0 1
0
1 1 0 Stan zabroniony
1 1 1 Stan zabroniony
Przerzutnik asynchroniczny RS ma następujący symbol graficzny:
Q(n+1) oznacza stan w chwili następnej, Q(n) oznacza stan w chwili poprzedniej.
Wejście R ustawia pamięć przerzutnika na "0", S ustawia pamięć przerzutnika na "1",
R=0 /\ S=0 odtwarza stan poprzedni.
Stan R=1 /\ S=1 jest stanem wzbronionym, poniewaŜ gdyby R=S=1 to Q=~Q z tego wynika,
Ŝe R*S musi być róŜne od 1.
**** Strona 2 ****
Synchroniczny przerzutnik RS
Buduje się go z bramek NAND.
Przerzutnik aktywowany jest zboczem narastającym sygnału C (CLOCK) (0->1)
RóŜni się on od asynchronicznego RS tylko dodatkowym wejściem zegarowym.
Wejście zegarowe podłączamy do przerzutnika dwoma bramkami NAND do wejścia R i S.
Schemat wygląda następująco:
Przerzutnik asynchroniczny RS ma następujący symbol graficzny:
Wykres czasowy:
**** Strona 3 ****
[ Pobierz całość w formacie PDF ]

  • zanotowane.pl
  • doc.pisz.pl
  • pdf.pisz.pl
  • anette.xlx.pl
  • Tematy
    Start
    ustawa z dnia 19 sierpnia 2011 r o przewozie towarow niebezpiecznych Dz U 2011 227 1367 z pozn zm , PDF, UTK
    utk cw 3 2 lacze szeregowe teoria, szkoła-informatyka-cosinus, cosinus, Urządzenia techniki Komputerowej, PDF, materialy na wykłady
    utk 016 monitory karty gr, szkoła-informatyka-cosinus, cosinus, Urządzenia techniki Komputerowej, PDF, materialy na wykłady
    utk 001 podstawowe pojecia, szkoła-informatyka-cosinus, cosinus, Urządzenia techniki Komputerowej, PDF, materialy na wykłady
    ups, URZĄDZENIA TECHNIKI - KOMPUTEROWEJ, UTK 2, ups
    UTK - Zasilacze w komputerze PC, Urządzenia Techniki Komputerowej, 2014
    utk bramki logiczne, Informatyka ns 2009-2013, Semestr II, Technika Cyfrowa
    utk-10-02-03, Komputer, informatyka(hasło - 123)
    utk usb firewire, Komputer, informatyka(hasło - 123)
    utk - parametry katalogowe sprzętu komputerowego.txt, Szkoła
  • zanotowane.pl
  • doc.pisz.pl
  • pdf.pisz.pl
  • swpc.opx.pl
  • Jak łatwo nam poczuć się tą jedyną i jakież zdziwienie, kiedy się nią być przestaje.

    Designed By Royalty-Free.Org