utk 002 rejestry, ZzZ Wszystkie lekcje
[ Pobierz całość w formacie PDF ] utk_002_rejestry – strona 1 REJESTRY - Wprowadzenie Rejestrem nazywany układ słu Ŝą cy do przechowywania informacji. Ze względu na sposób wprowadzania i wyprowadzania informacji dzielimy rejestry na : · Szeregowe umoŜliwiające szeregowe wprowadzenie i wyprowadzenie danych (tzn. bit po bicie), są to tak zwane rejestry SISO ( S erial I nput S erial O utput) · Równoległe, umoŜliwiające równoległe wprowadzenie i wyprowadzenie informacji jednocześnie do wszystkich pozycji rejestru, PIPO ( P aralel I nput P aralel O utput) · Szeregowo-równoległe, umoŜliwiające szeregowe wprowadzenie i równoległe wyprowadzenie informacji, SIPO ( S erial I nput P aralel O utput) · Równoległo – szeregowe, umoŜliwiające równolegle wprowadzenie i szeregowe wyprowadzenie informacji. PISO ( P aralel I nput S erial O utput) Rejestry moŜna podzielić takŜe na asynchroniczne i synchroniczne . JednakŜe najczęściej stosowane są rejestry synchroniczne. Parametrami charakteryzującymi rejestr są: · Długość rejestru, równa liczbie przerzutników N · Pojemność rejestru, równa 2 N · Szybkość rejestru; w przypadku rejestru równoległego będzie to czas wprowadzania lub wyprowadzania informacji , natomiast w przypadku rejestru szeregowego maksymalna moŜliwa częstotliwość impulsów przesuwających, przy której nie następuje zniekształcenie informacji. Nazwa rejestru Wejście Wyjście SISO szeregowe szeregowe PISO równoległe szeregowe PIPO równoległe równoległe SIPO szeregowe równoległe PoniŜej zostaną przedstawione schematy rejestrów zbudowanych w oparciu przerzutniki typu D oraz ich przebiegi czasowe. utk_002_rejestry – strona 2 Wejścia: Clear – Zerowanie rejestru CLOCK – Impuls zegarowy Input – Wejście szeregowe Wyjścia: Q0,Q1,Q2,Q3 – Wyjście równoległe (4 bity) Wykres czasowy dla sekwencji bitów wejściowych 00001111 utk_002_rejestry – strona 3 Wejścia: Clear – Zerowanie rejestru CLOCK – Impuls zegarowy D0,D1,D2,Q3 – Wejście równoległe (3 bity) Wyjścia: Q0,Q1,Q2 – Wyjście równoległe (3 bity) Wykres czasowy: utk_002_rejestry – strona 4 Wejścia: Clear – Zerowanie rejestru CLOCK – Impuls zegarowy Input – Wejście szeregowe Wyjścia: Output – Wyjście szeregowe Wykres czasowy dla sekwencji bitów wejściowych 00001111: utk_002_rejestry – strona 5 Wejścia: Clear – Zerowanie rejestru CLOCK – Impuls zegarowy SHIFT/LOAD – 1 – przesuwanie bitów; 0 – Ładowanie bitów z wejścia D0,D1,D2 – Wejście równoległe (3 bity) Wyjścia: Output – Wyjście szeregowe Wykres czasowy dla sekwencji bitów wejściowych 101: Q0, Q1 – stany wewnętrzne rejestru
[ Pobierz całość w formacie PDF ]
zanotowane.pldoc.pisz.plpdf.pisz.planette.xlx.pl
|
|
|
Tematy
Startustawa z dnia 19 sierpnia 2011 r o przewozie towarow niebezpiecznych Dz U 2011 227 1367 z pozn zm , PDF, UTKutk cw 3 2 lacze szeregowe teoria, szkoła-informatyka-cosinus, cosinus, Urządzenia techniki Komputerowej, PDF, materialy na wykładyutk 016 monitory karty gr, szkoła-informatyka-cosinus, cosinus, Urządzenia techniki Komputerowej, PDF, materialy na wykładyutk 001 podstawowe pojecia, szkoła-informatyka-cosinus, cosinus, Urządzenia techniki Komputerowej, PDF, materialy na wykładyups, URZĄDZENIA TECHNIKI - KOMPUTEROWEJ, UTK 2, upsUTK - Zasilacze w komputerze PC, Urządzenia Techniki Komputerowej, 2014utk bramki logiczne, Informatyka ns 2009-2013, Semestr II, Technika Cyfrowautk-10-02-03, Komputer, informatyka(hasło - 123)utk usb firewire, Komputer, informatyka(hasło - 123)utk - parametry katalogowe sprzętu komputerowego.txt, Szkoła
zanotowane.pldoc.pisz.plpdf.pisz.plswpc.opx.pl
|